Ignore:
File:
1 edited

Legend:

Unmodified
Added
Removed
  • kernel/arch/mips32/src/mips32.c

    r44a7ee5 ra35b458  
    8686{
    8787        init.cnt = min3(bootinfo->cnt, TASKMAP_MAX_RECORDS, CONFIG_INIT_TASKS);
    88        
     88
    8989        size_t i;
    9090        for (i = 0; i < init.cnt; i++) {
     
    9494                    bootinfo->tasks[i].name);
    9595        }
    96        
     96
    9797        for (i = 0; i < CPUMAP_MAX_RECORDS; i++) {
    9898                if ((bootinfo->cpumap & (1 << i)) != 0)
     
    112112        /* It is not assumed by default */
    113113        interrupts_disable();
    114        
     114
    115115        /* Initialize dispatch table */
    116116        exception_init();
     
    123123        memcpy(CACHE_EXC, (char *) cache_error_entry, EXCEPTION_JUMP_SIZE);
    124124        smc_coherence_block(CACHE_EXC, EXCEPTION_JUMP_SIZE);
    125        
     125
    126126        /*
    127127         * Switch to BEV normal level so that exception vectors point to the
     
    130130        cp0_status_write(cp0_status_read() &
    131131            ~(cp0_status_bev_bootstrap_bit | cp0_status_erl_error_bit));
    132        
     132
    133133        /*
    134134         * Mask all interrupts
    135135         */
    136136        cp0_mask_all_int();
    137        
     137
    138138        debugger_init();
    139139}
     
    171171            (uintptr_t) kernel_uarg->uspace_uarg,
    172172            (uintptr_t) kernel_uarg->uspace_entry);
    173        
     173
    174174        while (1);
    175175}
Note: See TracChangeset for help on using the changeset viewer.